Altera Phase-Locked Loop Reconfiguration IP Core Manual do Utilizador Página 35

  • Descarregar
  • Adicionar aos meus manuais
  • Imprimir
  • Página
    / 51
  • Índice
  • MARCADORES
  • Avaliado. / 5. Com base em avaliações de clientes
Vista de página 34
Design Example Page 35
Phase-Locked Loop Reconfiguration (ALTPLL_RECONFIG) MegafunctionFebruary 2012 Altera Corporation
Figure 29. PLL Reconfiguration from ROM 3 (30,480 to 30,750 ns)
(1)
Note to Figure 29:
(1) From
c0
= 300 MHz to
c0
= 400 MHz.
Figure 30. PLL Reconfiguration from ROM 4 (40,800 to 41,090 ns)
(1)
Note to Figure 30:
(1) From
c0
= 400 MHz to
c0
= 500 MHz.
Vista de página 34
1 2 ... 30 31 32 33 34 35 36 37 38 39 40 ... 50 51

Comentários a estes Manuais

Sem comentários